概述
作为世界 pcb 领域的设计仿真平台,mentor 公司为设计者提供了一个从概念设计到生产制造的的硬件全流程凯发娱乐登录的解决方案。它涉及到 pcb 设计从系统定义、原理仿真、约束定义、layout 布线,到后续生产制造的 dfm 分析、以及物流及知识管理等,都在设计平台中得以很好的实现,如下图所示:
产品介绍
mentor 公司 xpedition 企业级电子设计平台凯发娱乐登录的解决方案集成以下模块或工具:
• 元器件中心库管理工具:xdm library
• 原理图设计工具:xdx designer
• pcb layout 工具:xpcb layout
• fpga/io 协同工具:xdx i/o designer
• 仿真分析工具:hyperlynx
• dfm 分析工具:valor npi
• pcb 综合设计工具:pads
• xdm 数据管理
♦ 将pcb设计所涉及的企业标准、设计规范、物料库、元器件库、器件手册、各阶段设计文件、生产数据等都是保存在服务器的数据库中
♦ xdm library 是专门的元器件库管理工具,除了符号、封装等,设计复用模块、仿真模型都可以在工具进行管理
• 原理图设计 xdx designer
♦ xdx designer 是专门的原理图绘制工具,它为设计团队提供了便利易用的设计环境,支持多人协同设计,支持设计复用,同时它提供了与企业其它管理系统接口,实现了元器件、设计数据和生产文件高度一致
• 布局布线 xpcb layout
♦ xpcb layout 运用多种技术,规则约束、元件布局和网络规划及优化,同时通过多人协同设计,帮助设计人员完成任何复杂 pcb 设计,加速 pcb 设计进程
♦ 针对复杂、高密度的电子设计,工具加入了高级自动设计规划、布局和布线功能,包括动态覆铜、泪滴焊盘生成、高性能差分对布线,hdi/ 微孔技术、盲埋孔技术等,减少产品开发周期
• fpga i/o 协同工具:xdx i/o designer
♦ i/o designer“跨接”在 fpga 设计流程与 pcb 设计流程之间,使得工程师们可以通过多种方式来实现 fpga 的管脚分配,并能保证全流程中设计数据的严格同步
• 仿真分析工具 hyperlynx
♦ hyperlynx 仿真工具是目前业界内功能完整、技术先进的凯发娱乐登录的解决方案。主要有模拟电路仿真分析、信号完整性分析(si)、电源完整性分析(pi)、板级热分析、3d 电磁场建模分析等
• dfm 分析工具 valor
♦ valor npi 提供了设计阶段的 dfm 验证功能,它内嵌 800 余条检查规则,支持所有 pcb 设计工具的数据格式,可将设计错误同步到 pcb 设计环境中以便错误定位
• 其他特性
♦ 统一、标准的元件库管理机制,在多人协同的团队设计中,降低了分歧产生的可能,大大缩短了设计时间
♦ 集成的参数化 3d 模型、约束管理和 drc 检查,在设计阶段能够有效的检测设计干涉,研制可装配性等内容
• pcb 硬件设计套件—pads
pads 是 mentor 公司针对小规模硬件设计团队,它使用xpedition 的软件架构,整合 hyperlynx 相关模块,形成完善的pcb 电子硬件设计仿真平台。
♦ library 中心库和元件信息管理:pads 提供中心库管理模块,包含符号、封装和 part 映射关系。符合 ipc-7351b 标准,包含原理图符号、pcb 封装
♦ 设计定义和归档管理:pads 支持数字、模拟 / 混合信号和rf 电路的表格驱动设计方式及变体设计,支持归档管理及变体管理。提供 databook 功能,支持元件信息的快速搜索和图形示例
♦ drc 设计规则检查:提供全面的 drc 设计规则检查,可验证emi/emc 问题
♦ constraint 约束管理:定义设计规则,提供满足约束下的设计方法,保证设计质量
♦ 2d/3d 综合布线和 sketch router:使用sketch router 机制,实现自动布线,成功率高(> 90%),特别适合复杂 pcb布线设计。同时支持 2d 原理图和 3d 装配交互设计方式,设计数据可实时同步
♦ 模拟 / 混合电路仿真:pads 提供板级模拟 / 混合电路仿真功能,支持 spice 模型,提供静态工作点计算、直流扫描分析、时域 / 频域分析、傅立叶分析、蒙特卡罗 / 最差状况分析等,可对电路各点工作波形进行模拟测试
♦ 板级热分析:pads 提供板级热分析功能,可对器件布局、局部布线、全局布线进行散热问题分析
♦ 信号完整性分析:利用的是 hyperlynx 仿真技术,分析功能集成到设计流程中,自动提取原理图网络的拓扑结构,对pcb 网络拓扑结构、传输线参数和叠层结构进行模拟和优化,支持传输线特征阻抗与传输延迟的计算,通过仿真及时发现网络中可能出现的反射、串扰、延迟等隐患,并提供修改建议,完善设计规则