modelsim 是工业界应用广泛的语言仿真器,它提供友好的调试环境,作为fpga、asic 设计的rtl 级和门级电路仿真,是单一内核支持vhdl 和verilog 混合仿真的仿真器。它采用直接优化的编译技术、tcl/tk 技术、和单一内核仿真,编译仿真速度优越,编译的代码与平台无关,便于保护ip 核,具有个性化的图形界面和用户接口,为用户加快调试提供强有力的手段。全面支持vhdl 和verilog 语言的ieee 标准,以及ieee vital 1076.4 - 95 标准,支持c 语言功能调用, c 的模型,基于swift 的smartmodel 逻辑模型和硬件模型。
产品介绍
• 采用直接编译结构,编译仿真速度高
• 单一内核无缝地进行vhdl和verilog混合仿真
• 与机器和版本无关,便于数据移植和库维护
• 与机器无关的编译代码便于保护和利用ip
• 简单易用和丰富的图形用户界面,快速全面调试
• tcl/tk用户可定制仿真器
• 完全支持vhdl/verilog、systemverilog国际标准
• 支持众多的asic和fpga厂家库
• 集成的performance analyzer帮助分析性能瓶颈,加速仿真
• 灵活的执行模式,debug模式可以进行高效的调试,效率模式大幅度提高仿真速度
• 同一波形窗口可以显示多组波形,并且能进行多种模式的波形比较(wave compare)
• 先进的signal spy功能,可以方便地访问vhdl 或者 vhdl和verilog 混合设计中的下层模块的信号,便于设计调试
• 支持加密ip
• 支持system c调试器,支持用c语言完成测试平台和模块
产品特点
• debug&仿真分析
• 代码覆盖率
• test bench
应用&案例
• 部分客户